<dfn id="is4kg"></dfn>
  • <ul id="is4kg"></ul>
  • <abbr id="is4kg"></abbr>
  • <ul id="is4kg"></ul>
    <bdo id="is4kg"></bdo>

    曙海教育集團論壇FPGA專區FPGA初中級 → 基于高速FPGA的PCB設計技術的研究


      共有6147人關注過本帖樹形打印

    主題:基于高速FPGA的PCB設計技術的研究

    美女呀,離線,留言給我吧!
    wangxinxin
      1樓 個性首頁 | 博客 | 信息 | 搜索 | 郵箱 | 主頁 | UC


    加好友 發短信
    等級:青蜂俠 帖子:1393 積分:14038 威望:0 精華:0 注冊:2010-11-12 11:08:23
    基于高速FPGA的PCB設計技術的研究  發帖心情 Post By:2010-11-19 11:19:04

    另一個確定PCB的實際性能是否符合預期的重要方面需要通過增加去耦和旁路電容進行控制。增加去耦電容器有助于減小PCB的電源與地平面之間的電感,并有助于控制PCB上各處的信號和IC的阻抗。旁路電容有助于為FPGA提供一個干凈的電源(提供一個電荷庫)。傳統規則是在方便PCB布線的任何地方都應布置去耦電容,并且FPGA電源引腳的數量決定了去耦電容的數量。但是,FPGA的超高開關速度徹底打破了這種陳規。

             在典型的FPGA板設計中,最靠近電源的電容為負載的電流變化提供頻率補償。為了提供低頻濾波并防止電源電壓下降,要使用大的去耦電容。電壓下降是由于設計電路啟動時穩壓器的響應有所滯后。這種大電容通常是低頻響應較好的電解電容,其頻率響應范圍從直流到幾百kHz。

            每個FPGA輸出變化都要求對信號線充電和放電,這需要能量。旁路電容的功能是在寬頻率范圍內提供局部能量存儲。另外,還需要串聯電感很小的小電容來為高頻瞬變提供高速電流。而反應慢的大電容在高頻電容器能量消耗掉以后繼續提供電流。

             電源總線上大量的電流瞬變增加了FPGA設計的復雜性。這種電流瞬變通常與SSO/SSN有關。插入電感非常小的電容器將提供局部高頻能量,可用來消除電源總線上的開關電流噪聲。這種防止高頻電流進入器件電源的去耦電容必須非常靠近FPGA(小于1cm)。有時會將許多小電容并聯到一起作為器件的局部能量存儲,并快速響應電流的變化需求。

            總的來說,去耦電容的布線應該絕對的短,包括過孔中的垂直距離。即便是增加一點點也會增加導線的電感,從而降低去耦的效果。

    圖片點擊可在新窗口打開查看

                                                          圖3-典型的PCB疊層和設計要素(注意BGA焊盤要偏離于過孔)

    其他技術

             隨著信號速度的提高,要在電路板上輕松地傳輸數據變得日益困難。可以利用其他一些技術來進一步提升PCB的性能。

             首先也是最明顯的方法就是簡單的器件布局。為最關鍵的連接設計最短和最直接的路徑已經是常識了,但不要低估了這一點。既然最簡單的策略可以得到最好的效果,何必還要費力去調整板上的信號呢?

             幾乎同樣簡要的方法是要考慮信號線的寬度。當數據率高達622MHz甚至更高時,信號傳導的趨膚效應變得越發突出。當距離較長時,PCB上很細的走線(比如4個或5個mil)將對信號形成很大的衰減,就像一個沒有設計好的具有衰減的低通濾波器一樣,其衰減隨頻率增加而增加。背板越長,頻率越高,信號線的寬度應越寬。對于長度大于20英寸的背板走線,線寬應該達到10或12mil。

            通常, 板子上最關鍵的信號是時鐘信號。當時鐘線設計得太長或不好的話,就會為下游放大抖動和偏移,尤其是速度增加的時候。應該避免使用多個層來傳輸時鐘,并且不要在時鐘線上有過孔,因為過孔將增加阻抗變化和反射。如果必須用內層來布設時鐘,那么上下層應該使用地平面來減小延遲。當設計采用FPGA PLL時,電源平面上的噪聲會增加PLL抖動。如果這一點很關鍵,可以為PLL創建一個“電源島”,這種島可以利用金屬平面中的較厚蝕刻來實現PLL模擬電源和數字電源的隔離。

            對于速率超過2Gbps的信號,必須考慮成本更高的解決方案。在這么高的頻率下,背板厚度和過孔設計對信號的完整性影響很大。背板厚度不超過0.200英寸時效果較好。當PCB上為高速信號時,層數應盡可能少,這樣可以限制過孔的數量。在厚板中,連接信號層的過孔較長,將形成信號路徑上的傳輸線分支。采用埋孔可以解決該問題,但制造成本很高。另一種選擇是選用低耗損的介電材料,例如Rogers 4350, GETEK或ARLON。這些材料與FR4材料相比其成本可能接近翻倍,但有時這是唯一的選擇。

            還有其他一些用于FPGA的設計技術,它們可以提供I/O位置的一些選擇。在關鍵的高速SERDES設計中,可以通過保留(但不用)相鄰的I/O引腳來隔離SERDES I/O。例如,相對于SERDES Rx和Tx, VCCRX# 和 VCCTX#以及球位置,可以保留3x3 或5x5 BGA 球區域。或者如果可能的話,可以保留靠近SERDES的整個I/O組。如果設計中沒有I/O限制,這些技術能夠帶來好處,而且不會增加成本。

            最后,也是最好的方法之一是參考FPGA制造商提供的參考板。絕大部分制造商會提供參考板的源版圖信息,雖然由于私有信息問題可能需要特別申請。這些電路板通常包含標準的高速I/O接口,因為FPGA制造商在表征和認證他們的器件時需要用到這些接口。不過要記住,這些電路板通常是為多種用途設計的,不見得與特定的設計需求剛好匹配。雖然這樣, 它們仍可以作為創建解決方案的起點。

    本文小結

            當然,本文只談及了一些基本的概念。這里所涉及的任何一個主題都可以用整本書的篇幅來討論。關鍵是要在為PCB版圖設計投入大量時間和精力之前搞清楚目標是什么。一旦完成了版圖設計,重新設計就會耗費大量的時間和金錢,即便是對走線的寬度作略微的調整。不能依賴PCB版圖工程師做出能夠滿足實際需求的設計來。原理圖設計師要一直提供指導,作出精明的選擇,并為解決方案的成功負起責任。 


    支持(0中立(0反對(0單帖管理 | 引用 | 回復 回到頂部

    返回版面帖子列表

    基于高速FPGA的PCB設計技術的研究








    簽名
    主站蜘蛛池模板: 欧美精品一二三| 99久久伊人精品综合观看| 欧美亚洲国产成人高清在线| 国产一级又色又爽又黄大片| 91精品国产91久久久久久最新| 怡红院成人在线| 亚洲av无码不卡在线播放| 欧美高清国产在线观看| 国产3级在线观看| 高校饥渴男女教室野战| 国产超碰人人爽人人做| 中文www新版资源在线| 日本成人福利视频| 亚洲国产精品网站久久| 澳门永久av免费网站| 国产一区二区三区免费播放| 1024你懂的国产精品| 国内自拍视频一区二区三区 | 色视频综合无码一区二区三区 | 亚洲国产精品尤物yw在线观看 | 欧美日韩一本大道香蕉欧美| 午夜亚洲国产精品福利| 舌头伸进去里面吃小豆豆| 国产精品一区12P| avidolzhd| 好男人在线观看高清视频www| 久久精品无码一区二区三区| 欧美a视频在线观看| 亚洲线精品一区二区三区| 男女疯狂一边摸一边做羞羞视频 | 国产午夜视频在线观看| 91制片厂果冻传媒白晶晶| 天天舔天天射天天干| 久久99热成人精品国产| 日本天堂影院在线播放| 亚洲人成777在线播放| 欧美成人一区二区三区在线视频| 免费中文字幕不卡视频| 篠田优在线播放| 国产91在线|欧美| 老阿姨哔哩哔哩b站肉片茄子芒果|