<dfn id="is4kg"></dfn>
  • <ul id="is4kg"></ul>
  • <abbr id="is4kg"></abbr>
  • <ul id="is4kg"></ul>
    <bdo id="is4kg"></bdo>

    曙海教育集團論壇FPGA專區FPGA初中級 → 基于FPGA和DDS技術的正弦信號發生器設計


      共有6918人關注過本帖樹形打印

    主題:基于FPGA和DDS技術的正弦信號發生器設計

    美女呀,離線,留言給我吧!
    wangxinxin
      1樓 個性首頁 | 博客 | 信息 | 搜索 | 郵箱 | 主頁 | UC


    加好友 發短信
    等級:青蜂俠 帖子:1393 積分:14038 威望:0 精華:0 注冊:2010-11-12 11:08:23
    基于FPGA和DDS技術的正弦信號發生器設計  發帖心情 Post By:2010-11-19 14:02:23

    基于FPGA和DDS技術的正弦信號發生器設計,O 引言1971年,美國學者J.Tierney等人撰寫的《A Digital Frequency S

    O 引言

    1971年,美國學者J.Tierney等人撰寫的《A Digital Frequency Synthesizer》一文首次提出了以全數字技術,從相位概念出發直接合成所需波形的一種新合成原理。限于當時的技術,沒有得到重視,但隨著微電子技術的迅速發展,它以有別于其他頻率合成方法的優越性能和特點成為現代頻率合成技術的佼佼者,具體體現在相對帶寬寬,頻率轉換時間短,頻率分辨率高,輸出相位連續,可產生多種調制信號,控制靈活方便。因此,對于正弦信號發生器的設計,可以采用DDS,即直接數字頻率合成方案實現。DDS的輸出頻率是數字可調的,完全能實現頻率為1 kHz~10 MHz之間的正弦信號,這是實際應用中產生可調頻率正弦信號波形較為理想的方案。實現DDS常用3種技術方案:高性能DDS單片電路的解決方案;低頻正弦波DDS單片電路的解決方案;自行設計的基于FPGA芯片的解決方案。雖然有的專用DDS芯片的功能也比較多,但控制方式卻是固定的,因此不一定滿足用戶需求。而基于FPGA則可以根據需要方便地實現各種比較復雜的調頻、調相和調幅功能,具有良好的實用性。專用DDS芯片由于采用特定的集成工藝,內部數字信號抖動很小,可以輸出高質量的模擬信號;利用FPGA也能輸出較高質量的信號,雖然達不到專用DDS芯片的水平,但信號精度誤差非常小,能滿足大多數信號源要求。DDS是本系統的關鍵技術,在介紹本系統之前,先單獨介紹DDS的原理。

    l DDS電路工作原理

    1.1 DDS的工作原理

    DDS的工作原理是以數控振蕩器的方式產生頻率、相位可控制的正弦波。如圖1所示,電路一般包括基準時鐘、頻率累加器、相位累加器、幅度/相位轉換電路、D/A轉換器和低通濾波器(LPF)。頻率累加器對輸入信號進行累加運算,產生頻率控制數據X(frequency data或相位步進量)。相位累加器由N位全加器和N位累加寄存器級聯而成,對代表頻率的二進制碼進行累加運算,是典型的反饋電路,產生累加結果Y。幅度/相位轉換電路實質上是一個波形寄存器,以供查表使用。讀出的波形數據送入D/A轉換器和低通濾波器轉換成符合要求的模擬信號。

    1.2 具體工作過程

    信號產生過程:如圖1所示,N位加法器將頻率控制數據X與累加寄存器輸出的累加相位數據在時鐘脈沖Fclk控制下相加,把相加后的結果Y送至累加寄存器的輸入端。累加寄存器一方面將在上一時鐘周期作用后所產生的新的相位數據反饋到加法器的輸入端,以使加法器在下一時鐘的作用下繼續與頻率控制數據X相加;另一方面將這個值作為取樣地址值送入幅度/相位轉換電路(即圖1中的波形存儲器),幅度/相位轉換電路根據這個地址輸出相應的波形數據。最后經D/A轉換器和低通濾波器將波形數據處理成所需要的模擬波形。相位累加器在基準時鐘的作用下,進行線性相位累加,當相位累加器加滿量時就會產生一次溢出,這樣就完成了一個周期,這個周期也就是DDS信號的一頻率周期。 DDS輸出信號的頻率由下式給定:

    圖片點擊可在新窗口打開查看

    假定基準時鐘為70 MHz,累加器為16位,則:

    圖片點擊可在新窗口打開查看

    再假定X=4 096,則Fout=(4 096/65 536)×70=4.375 MHz。

    圖片點擊可在新窗口打開查看

    可見,通過設定相位累加器位數、頻率控制字X和基準時鐘的值,就可以產生任一頻率的輸出。DDS的頻率分辨率定義為:

    圖片點擊可在新窗口打開查看

    由于基準時鐘一般固定,因此相位累加器的位數就決定了頻率分辨率。如上面的例子,相位累加器為16位,那么頻率分辨率就可以認為是16位。位數越多,分頻率越高。

    2 正弦信號發生器系統結構設計及實現

    2.1 系統結構圖

    正弦信號發生器系統結構圖如圖2所示。

    圖片點擊可在新窗口打開查看



    支持(0中立(0反對(0單帖管理 | 引用 | 回復 回到頂部

    返回版面帖子列表

    基于FPGA和DDS技術的正弦信號發生器設計








    簽名
    主站蜘蛛池模板: 最近中文字幕在线mv视频7| 2022最新国产在线| 日韩在线第二页| 伊人久久精品午夜| 美美女高清毛片视频免费观看| 国产高清成人mv在线观看| 中文字幕视频在线播放| 最近中文字幕mv手机免费高清| 免费a级毛片无码| 美美女高清毛片视频免费观看| 国产精品999| eeuss影院在线奇兵区1页| 成人性生交大片免费看| 亚洲一线产区二线产区精华 | 蜜桃视频无码区在线观看| 国产麻豆videoxxxx实拍| 中文字幕在线亚洲精品| 日韩aⅴ人妻无码一区二区| 亚洲码欧美码一区二区三区| 白医生的控制欲| 国产传媒在线观看视频免费观看| 91丁香亚洲综合社区| 够够了太深了h1v3| 中文字幕无线码欧美成人| 日本黄色片免费观看| 亚洲日本va中文字幕久久| 波多野结衣bd| 啊灬啊灬别停啊灬用力啊免费| 黄网在线观看免费| 国产精品综合色区在线观看| а√天堂资源8在线官网在线| 成人欧美一区二区三区1314| 久久精品无码中文字幕| 欧美乱色理伦片| 人人妻人人澡人人爽欧美一区双| 精品一区二区三区四区在线| 国产亚洲色婷婷久久99精品| 麻豆国内精品欧美在线| 国产精品天堂avav在线| chinese国产xxxx实拍| 女人扒开裤子让男人捅|