<dfn id="is4kg"></dfn>
  • <ul id="is4kg"></ul>
  • <abbr id="is4kg"></abbr>
  • <ul id="is4kg"></ul>
    <bdo id="is4kg"></bdo>

    曙海教育集團論壇FPGA專區FPGA高級 → 用FPGA+DSP實現HDLC(高級數據鏈路控制)功能


      共有5871人關注過本帖樹形打印

    主題:用FPGA+DSP實現HDLC(高級數據鏈路控制)功能

    美女呀,離線,留言給我吧!
    wangxinxin
      1樓 個性首頁 | 博客 | 信息 | 搜索 | 郵箱 | 主頁 | UC


    加好友 發短信
    等級:青蜂俠 帖子:1393 積分:14038 威望:0 精華:0 注冊:2010-11-12 11:08:23
    用FPGA+DSP實現HDLC(高級數據鏈路控制)功能  發帖心情 Post By:2010-11-20 8:54:09

    引言

    HDLC的ASIC芯片使用簡易,功能針對性強,性能可靠,適合應用于特定用途的大批量產品中。但由于HDLC標準的文本較多,ASIC芯片出于專用性的目的難以通用于不同版本,缺乏應用靈活性。有的芯片公司還有自己的標準,對HDLC的CRC(循環冗余碼校驗)序列生成多項式等有不同的規定。專用于HDLC的ASIC芯片其片內數據存儲器容量有限,通常只有不多字節的FIFO(先進先出存儲器)可用。對于某些應用來說,當需要擴大數據緩存的容量時,只能對ASIC再外接存儲器或其他電路,ASIC的簡單易用性就被抵銷掉了。 HDLC的軟件編程方法功能靈活,通過修改程序就可以適用于不同的HDLC應用。但程序運行占用處理器資源多,執行速度慢,對信號的時延和同步性不易預測。純軟件HDLC一般只能用于個別路數的低速信號處理。

    FPGA采用硬件技術處理信號,又可以通過軟件反復編程使用,能夠兼顧速度和靈活性,并能并行處理多路信號,實時性能能夠預測和仿真。

    圖片點擊可在新窗口打開查看

    DSP采用軟件技術處理信號,也可以反復編程使用。DSP、FPGA芯片雖成本略微高于ASIC芯片,但具有貨源暢通、可多次編程使用等優點。在中小批量通信產品的設計生產中,用FPGA和DSP實現HDLC功能是一種值得采用的方法。

    HDLC的幀結構和CRC校驗

    為了使FPGA的設計能夠實現HDLC的基本功能并能按照各項標準的規定靈活采用不同的CRC校驗算法,首先看一下HDLC基本的幀結構形式。

    HDLC是面向比特的鏈路控制規程,其鏈路監控功能通過一定的比特組合所表示的命令和響應來實現,這些監控比特和信息比特一起以幀的形式傳送。以下是ISO/IEC 3309標準規定的HDLC的基本幀結構。

    圖片點擊可在新窗口打開查看

    其他的HDLC標準也有類似的幀結構。每幀的起始和結束以"7E"(01111110)做標志,兩個"7E"之間為數據段(含地址數據、控制數據、信息數據)和幀校驗序列。幀校驗采用CRC算法,對除了插入的"零"以外的所有數據進行校驗。為了避免將數據中的"7E"誤為標志,在發送端和接收端要相應地對數據流和幀校驗序列進行"插零"及"刪零"操作。

    用FPGA+DSP實現HDLC功能

    對FPGA器件進行功能設計一般采用的是"Top to Down"("從頂到底")的方法,亦即根據要求的功能先設計出頂層的原理框圖,該圖通常由若干個功能模塊組成。再把各個模塊細化為子模塊,對較復雜的設計還可把各子模塊分成一層層的下級子模塊,各層的功能可以用硬件描述語言或電路圖來實現。

    圖片點擊可在新窗口打開查看

    DSP的設計則是按軟件順序執行的方法,主函數調用子函數,還可以把子函數分成下級子函數,目前的DSP設計軟件主要是用C語言來完成。

    HDLC協議操作由FPGA、DSP共同完成:HDLC接收端:首先由FPGA來收數據,之后判斷幀頭“7E”及本機地址,如果是發給本機的數據,則對后續數據進行判斷,如果有5個連“1”且后一位數據為“0”則將其后的一個“0”刪除,刪零后將數據存入FIFO中,收到幀尾“7E”時給出收結束標志;然后由DSP讀收結束標志,如果標志為“1”讀空FIFO,清標志位,將數據內容進行CRC校驗。

    HDLC發送端:首先由DSP將數據寫入FPGA的FIFO之后,DSP給出標志;FPGA收到標志后,先發送幀頭“7E” ,然后發送數據,如果數據中有5個連“1”則在其后插入1個“0”,數據發送結束后發送幀尾“7E”。


    支持(0中立(0反對(0單帖管理 | 引用 | 回復 回到頂部

    返回版面帖子列表

    用FPGA+DSP實現HDLC(高級數據鏈路控制)功能








    簽名
    主站蜘蛛池模板: 大看蕉a在线观看| 李丽珍蜜桃成熟时电影在线播放观看| 国产精品久久久久久久久久免费| 中文国产成人精品久久一区| 日韩综合无码一区二区| 免费精品99久久国产综合精品| 韩国二级毛片免费播放| 在线播放中文字幕| 久久777国产线看观看精品卜| 极品少妇被啪到呻吟喷水| 免费看国产一级片| 老师你下面好湿好深视频| 国产精品一区在线观看你懂的| 一区二区视频网| 挺进邻居丰满少妇的身体| 亚洲伊人久久精品影院| 波多野结衣中文字幕一区二区三区| 国产chinasex对白videos麻豆| 黄色片一级免费看| 国产香蕉一区二区在线网站| 中国嫩模一级毛片| 日日躁夜夜躁狠狠躁超碰97| 亚洲午夜精品久久久久久浪潮 | 精品福利视频一区二区三区| 国产日韩综合一区二区性色av| MM1313亚洲精品无码| 宅男666在线永久免费观看| 久久精品国产亚洲av瑜伽| 校园放荡三个女同学| 亚洲视频欧美视频| 福利一区二区三区视频在线观看| 国产亚洲综合色就色| 香蕉免费看一区二区三区| 国产精品真实对白精彩久久| www羞羞动漫网在线观看| 性xxxxfreexxxxx国产| 久久国产视频精品| 日韩大片免费看| 亚洲国产成人久久一区www| 欧美日韩亚洲电影网在线观看| 免费乱理伦片在线观看影院|