1.ESD/Lach up規(guī)則的版圖自動檢查工具 Helmet
l??????? 針對典型的ESD/Latch up規(guī)則,定制化開發(fā)版圖自動檢查工具,覆蓋全面,有效提高芯片成品率和可靠性
l??????? 針對不同工藝,提供全套ESD/Latch up的規(guī)則文件及檢查工具的完整工具包,
l??????? ESD器件的Guard Ring檢查,保證器件周圍的Guard Ring完整、正確。
l??????? ESD器件的臨近區(qū)域內(nèi)的普通器件類型檢查,保證極性的正確。
l??????? 針對寬度很大的MOS器件,檢查其周圍區(qū)域的合理正確性。
l??????? 檢查Guard Ring的電阻值是否足夠小
l??????? 檢查VDD, GND的PAD到Guard Ring的電阻值是否足夠小。
l??????? 檢查孔接觸是否完全可靠
?
2.PDK開發(fā)服務(wù)
l??????? 提供Pcell開發(fā)的自動生成工具與服務(wù)
l??????? 提供DRC/LVS/RCX的Runset定制開發(fā),可生成Calibre, Hercules, Assura, Dracula等多種主流EDA工具的Runset
l??????? 開發(fā)特殊器件的Pcell,例如射頻電路的螺旋電感器件,滿足復(fù)雜工藝要求
l??????? 自動生成PDK的Test Pattern,對Pcell, Runset進行自動驗證
?
3.與Calibre兼容的DRC/LVS版圖驗證工具
相對于傳統(tǒng)的打散方式的版圖設(shè)計規(guī)則檢查,采用層次驗證,對版圖中相同的單元重復(fù)出現(xiàn)多次的數(shù)據(jù)只檢查一次,消除了重復(fù)查錯和重復(fù)報錯的問題,尤其對版圖中重復(fù)單元結(jié)構(gòu)的處理效率高,可顯著地提高版圖驗證的時間和空間效率。該工具與主流Calibre工具的命令文件完全兼容。
?
l??????? 為了防止芯片被物理攻擊,在有效電路的版圖中,自動加入保護層金屬(Shield),該保護層的信號線受到持續(xù)的監(jiān)控,保證芯片的安全不被破壞。
l??????? 在版圖保護電路的自動檢測工具中,針對連通性規(guī)則、均勻性規(guī)則、繞障礙規(guī)則、覆蓋率規(guī)則、DRC規(guī)則和安全性規(guī)則等進行全面檢查,保證保護電路的高效合理性。?
l??????? 支持保護電路單個信號線、多個信號線的自動布線
l??????? 區(qū)域內(nèi)可以有不同的障礙,布線工具可自動繞開障礙
l??????? 用戶可指定區(qū)域的任意位置和任意層次,進行保護電路的自動布線
l??????? 用戶可指定信號線的任意位置的起始點和終止點,進行保護電路的自動布線
l??????? 自動進行保護電路的覆蓋率檢查
l??????? 自動進行連通性檢查。
自動進行安全強度檢查。 |