Cadence SI 仿真分析工具專題班 |
.班.級.規.模.及.環.境 |
為了保證培訓效果,增加互動環節,我們堅持小班授課,每期報名人數限5人,多余人員安排到下一期進行。 |
課程目標 |
隨著通信電子行業的迅速發展,PCB設計的復雜程度越來越高,設計難度越來越大,低端的PCB設計工具如Protel等再不能勝任這種高密高速的PCB設計工作。Cadence的Allegro系列PCB設計工具作為業界領先的高端PCB設計平臺,以其設計流程完整,設計功能完善,簡單易用等諸特點為國內外越來越多知名企業采用。然而,信號完整性設計是一門跨學科的領域,對大多數硬件設計師來說,是一個全新的領域。本課程通過對Cadence信號完整性設計工具Specctraquest深入淺出講解,起到了對硬件設計師進入信號完整性設計領域拋磚引玉的作用,設計師對于信號完整性設計有初步的了解。 |
.入.學.要.求. |
(1)熟悉PCB設計流程
(2)PCB制造工藝有一定的了解
|
開課時間和上課地點 |
上課地點:【上海】:同濟大學(滬西)/新城金郡商務樓(11號線白銀路站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學成教院 【北京分部】:北京中山/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領館區1號(中和大道) 【沈陽分部】:沈陽理工大學/六宅臻品 【鄭州分部】:鄭州大學/錦華大廈 【石家莊分部】:河北科技大學/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:云峰大廈
近開課時間(周末班/連續班/晚班):Cadence SI 開班時間:2014年08月31日 |
學時和學費 |
☆課時: 共6天,36學時
☆外地學員:代理安排食宿(需提前預定)
☆注重質量
☆邊講邊練
☆合格學員免費推薦工作
★實驗設備請點擊這兒查看★ |
新 優 惠 措 施 |
☆團體報名優惠措施:兩人95折優惠,三人或三人以上9折優惠 。注意:在讀學生憑學生證,即使一個人也優惠500元。 |
.質.量.保.障. |
1、培訓過程中,如有部分內容理解不透或消化不好,可免費在以后培訓班中重聽;
2、培訓結束后免費提供一個月的技術支持,充分保證培訓后出效果;
3、培訓合格學員可享受免費推薦就業機會。 |
課程大綱
--- Cadence SI 仿真分析工具專題班 |
課程內容 |
? Allegro PCB SI 設計流程簡介 |
1 Allegro PCB SI 設計流程 |
2 Allegro PCB SI 工作界面 |
3 元件布局 |
? 預布局 |
1 數據準備 |
2 模型編輯器 Model Integrity |
? 創建DesignLink |
1 系統級仿真 |
2 EBD和DML模型 |
3 系統配置 |
? 線網拓撲結構抽取和仿真 |
1布線前拓撲結構抽取 |
2 Sigxplorer |
3 Sigwave |
熟悉Allegro PCB SI |
為SI仿真設置PCB數據 |
EBD模型轉換 |
多半仿真 |
拓撲結構抽取與仿真 |
? 確定和添加規則 |
1 Solution Space分析 |
2 自定義測量 |
3 參數掃描 |
4 規則簡介 |
? 設計規則應用和規則驅動布局 |
1 傳輸線模型 |
2 Constraint Mananger |
? 布線后分析 |
1 電氣規則版本控制 |
2 布線后分析 |
? 差分線仿真設計 |
1差分線仿真模型 |
2差分線定義 |
3差分線仿真設計 |
1 原同步總線仿真 |
2確定設計規則 |
3 串擾仿真 |
4 設計規則應用 |
5 規則驅動布局 |
6 布線后分析 |
7差分線仿真 |
|